ChipFind - Datasheet

Part Number MC14050B

Download:  PDF   ZIP
Semiconductor Components Industries, LLC, 2005
February, 2005 - Rev. 5
1
Publication Order Number:
MC14049B/D
MC14049B, MC14050B
Hex Buffer
The MC14049B Hex Inverter/Buffer and MC14050B Noninverting
Hex Buffer are constructed with MOS P-Channel and N-Channel
enhancement mode devices in a single monolithic structure. These
complementary MOS devices find primary use where low power
dissipation and/or high noise immunity is desired. These devices
provide logic level conversion using only one supply voltage, V
DD
.
The input-signal high level (V
IH
) can exceed the V
DD
supply
voltage for logic level conversions. Two TTL/DTL loads can be driven
when the devices are used as a CMOS-to-TTL/DTL converter
(V
DD
= 5.0 V, V
OL
v 0.4 V,
I
OL
3.2 mA).
Note that pins 13 and 16 are not connected internally on these
devices; consequently connections to these terminals will not affect
circuit operation.
Features
High Source and Sink Currents
High-to-Low Level Converter
Supply Voltage Range = 3.0 V to 18 V
V
IN
can exceed V
DD
Meets JEDEC B Specifications
Improved ESD Protection On All Inputs
Pb-Free Packages are Available*
MAXIMUM RATINGS
(Voltages Referenced to V
SS
)
Symbol
Parameter
Value
Unit
V
DD
DC Supply Voltage Range
- 0.5 to +18.0
V
V
in
Input Voltage Range (DC or Transient)
- 0.5 to +18.0
V
V
out
Output Voltage Range (DC or Transient)
-0.5 to V
DD
+
0.5
V
I
in
Input Current (DC or Transient) per Pin
10
mA
I
out
Output Current (DC or Transient) per Pin
45
mA
P
D
Power Dissipation, per Package (Note 1)
(Plastic)
(SOIC)
825
740
mW
T
A
Ambient Temperature Range
- 55 to +125
C
T
stg
Storage Temperature Range
- 65 to +150
C
T
L
Lead Temperature (8-Second Soldering)
260
C
1. Temperature Derating: See Figure 3.
This device contains protection circuitry to protect the inputs against damage
due to high static voltages or electric fields referenced to the V
SS
pin only. Extra
precautions must be taken to avoid applications of any voltage higher than the
maximum rated voltages to this high-impedance circuit. For proper operation, the
ranges V
SS
V
in
18 V and V
SS
V
out
V
DD
are recommended.
Unused inputs must always be tied to an appropriate logic voltage level
(e.g., either V
SS
or V
DD
). Unused outputs must be left open.
*For additional information on our Pb-Free strategy and soldering details, please
download the ON Semiconductor Soldering and Mounting Techniques
Reference Manual, SOLDERRM/D.
http://onsemi.com
MARKING
DIAGRAMS
PDIP-16
P SUFFIX
CASE 648
MC140xxBCP
AWLYYWW
SOIC-16
D SUFFIX
CASE 751B
TSSOP-16
DT SUFFIX
CASE 948F
140xxB
AWLYWW
14
0xxB
ALYW
xx
= Specific Device Code
A
= Assembly Location
WL, L
= Wafer Lot
YY, Y
= Year
WW, W
= Work Week
SOEIAJ-16
F SUFFIX
CASE 966
MC140xxB
AWLYWW
See detailed ordering and shipping information in the package
dimensions section on page 2 of this data sheet.
ORDERING INFORMATION
16
1
1
16
1
16
1
16
MC14049B, MC14050B
http://onsemi.com
2
PIN ASSIGNMENT
13
14
15
16
9
10
11
12
5
4
3
2
1
8
7
6
OUT
E
NC
IN
F
OUT
F
NC
IN
D
OUT
D
IN
E
OUT
B
IN
A
OUT
A
V
DD
V
SS
IN
C
OUT
C
IN
B
LOGIC DIAGRAM
MC14049B
14
15
11
9
7
5
3
12
10
6
4
2
NC = PIN 13, 16
V
SS
= PIN 8
V
DD
= PIN 1
MC14050B
14
15
11
9
7
5
3
12
10
6
4
2
NC = PIN 13, 16
V
SS
= PIN 8
V
DD
= PIN 1
ORDERING INFORMATION
Device
Package
Shipping
MC14049BCP
PDIP-16
500 Units / Rail
MC14049BCPG
PDIP-16
(Pb-Free)
500 Units / Rail
MC14049BD
SOIC-16
48 Units / Rail
MC14049BDG
SOIC-16
(Pb-Free)
48 Units / Rail
MC14049BDR2
SOIC-16
2500 Units / Tape & Reel
MC14049BDR2G
SOIC-16
(Pb-Free)
2500 Units / Tape & Reel
MC14049BFEL
SOEIAJ-16
2000 Units / Tape & Reel
MC14050BCP
PDIP-16
500 Units / Rail
MC14050BCPG
PDIP-16
(Pb-Free)
500 Units / Rail
MC14050BD
SOIC-16
48 Units / Rail
MC14050BDR2
SOIC-16
2500 Units / Tape & Reel
MC14050BDR2G
SOIC-16
(Pb-Free)
2500 Units / Tape & Reel
MC14050BDT
TSSOP-16*
96 Units / Rail
MC14050BDTR2
TSSOP-16*
2500 Units / Tape & Reel
MC14050BFEL
SOEIAJ-16
2000 Units / Tape & Reel
MC14050BFELG
SOEIAJ-16
(Pb-Free)
2000 Units / Tape & Reel
For information on tape and reel specifications, including part orientation and tape sizes, please refer to our Tape and Reel Packaging
Specifications Brochure, BRD8011/D.
*This package is inherently Pb-Free.
MC14049B, MC14050B
http://onsemi.com
3
ннннннннннннннннннннннннннннннннн
ннннннннннннннннннннннннннннннннн
ELECTRICAL CHARACTERISTICS
(Voltages Referenced to V
SS
)
нннннннннн
нннннннннн
нннн
нннн
ннн
ннн
V
ннннн
ннннн
╜ 55
_
C
ннннннннн
ннннннннн
+ 25
_
C
ннннн
ннннн
+ 125
_
C
ннн
ннн
нннннннннн
н
нннннннн
н
нннннннннн
Characteristic
нннн
н
нн
н
нннн
Symbol
ннн
н
н
н
ннн
V
DD
Vdc
ннн
н
н
н
ннн
Min
ннн
н
н
н
ннн
Max
нннн
н
нн
н
нннн
Min
ннн
н
н
н
ннн
Typ
(Note 2)
нннн
н
нн
н
нннн
Max
ннн
н
н
н
ннн
Min
ннн
н
н
н
ннн
Max
ннн
н
н
н
ннн
Unit
нннннннннн
н
нннннннн
н
нннннннннн
Output Voltage
"0" Level
V
in
= V
DD
нннн
н
нн
н
нннн
V
OL
ннн
н
н
н
ннн
5.0
10
15
ннн
н
н
н
ннн
-
-
-
ннн
н
н
н
ннн
0.05
0.05
0.05
нннн
н
нн
н
нннн
-
-
-
ннн
н
н
н
ннн
0
0
0
нннн
н
нн
н
нннн
0.05
0.05
0.05
ннн
н
н
н
ннн
-
-
-
ннн
н
н
н
ннн
0.05
0.05
0.05
ннн
н
н
н
ннн
Vdc
нннннннннн
н
нннннннн
н
нннннннннн
"1" Level
V
in
= 0
нннн
н
нн
н
нннн
V
OH
ннн
н
н
н
ннн
5.0
10
15
ннн
н
н
н
ннн
4.95
9.95
14.95
ннн
н
н
н
ннн
-
-
-
нннн
н
нн
н
нннн
4.95
9.95
14.95
ннн
н
н
н
ннн
5.0
10
15
нннн
н
нн
н
нннн
-
-
-
ннн
н
н
н
ннн
4.95
9.95
14.95
ннн
н
н
н
ннн
-
-
-
ннн
н
н
н
ннн
Vdc
нннннннннн
н
нннннннн
н
н
нннннннн
н
нннннннннн
Input Voltage
"0" Level
(V
O
= 4.5 Vdc)
(V
O
= 9.0 Vdc)
(V
O
= 13.5 Vdc)
нннн
н
нн
н
н
нн
н
нннн
V
IL
ннн
н
н
н
н
н
н
ннн
5.0
10
15
ннн
н
н
н
н
н
н
ннн
-
-
-
ннн
н
н
н
н
н
н
ннн
1.5
3.0
4.0
нннн
н
нн
н
н
нн
н
нннн
-
-
-
ннн
н
н
н
н
н
н
ннн
2.25
4.50
6.75
нннн
н
нн
н
н
нн
н
нннн
1.5
3.0
4.0
ннн
н
н
н
н
н
н
ннн
-
-
-
ннн
н
н
н
н
н
н
ннн
1.5
3.0
4.0
ннн
н
н
н
н
н
н
ннн
Vdc
нннннннннн
н
нннннннн
н
н
нннннннн
н
нннннннннн
"1" Level
(V
O
= 0.5 Vdc)
(V
O
= 1.0 Vdc)
(V
O
= 1.5 Vdc)
нннн
н
нн
н
н
нн
н
нннн
V
IH
ннн
н
н
н
н
н
н
ннн
5.0
10
15
ннн
н
н
н
н
н
н
ннн
3.5
7.0
11
ннн
н
н
н
н
н
н
ннн
-
-
-
нннн
н
нн
н
н
нн
н
нннн
3.5
7.0
11
ннн
н
н
н
н
н
н
ннн
2.75
5.50
8.25
нннн
н
нн
н
н
нн
н
нннн
-
-
-
ннн
н
н
н
н
н
н
ннн
3.5
7.0
11
ннн
н
н
н
н
н
н
ннн
-
-
-
ннн
н
н
н
н
н
н
ннн
Vdc
нннннннннн
н
нннннннн
н
н
нннннннн
н
нннннннннн
Output Drive Current
(V
OH
= 2.5 Vdc)
Source
(V
OH
= 9.5 Vdc)
(V
OH
= 13.5 Vdc)
нннн
н
нн
н
н
нн
н
нннн
I
OH
ннн
н
н
н
н
н
н
ннн
5.0
10
15
ннн
н
н
н
н
н
н
ннн
╜ 1.6
╜ 1.6
╜ 4.7
ннн
н
н
н
н
н
н
ннн
-
-
-
нннн
н
нн
н
н
нн
н
нннн
╜ 1.25
╜ 1.30
╜ 3.75
ннн
н
н
н
н
н
н
ннн
╜ 2.5
╜ 2.6
╜ 10
нннн
н
нн
н
н
нн
н
нннн
-
-
-
ннн
н
н
н
н
н
н
ннн
╜ 1.0
╜ 1.0
╜ 3.0
ннн
н
н
н
н
н
н
ннн
-
-
-
ннн
н
н
н
н
н
н
ннн
mAdc
нннннннннн
н
нннннннн
н
нннннннннн
(V
OL
= 0.4 Vdc)
Sink
(V
OL
= 0.5 Vdc)
(V
OL
= 1.5 Vdc)
нннн
н
нн
н
нннн
I
OL
ннн
н
н
н
ннн
5.0
10
15
ннн
н
н
н
ннн
3.75
10
30
ннн
н
н
н
ннн
-
-
-
нннн
н
нн
н
нннн
3.2
8.0
24
ннн
н
н
н
ннн
6.0
16
40
нннн
н
нн
н
нннн
-
-
-
ннн
н
н
н
ннн
2.6
6.6
19
ннн
н
н
н
ннн
-
-
-
ннн
н
н
н
ннн
mAdc
нннннннннн
нннннннннн
Input Current
нннн
нннн
I
in
ннн
ннн
15
ннн
ннн
-
ннн
ннн
0.1
нннн
нннн
-
ннн
ннн
0.00001
нннн
нннн
0.1
ннн
ннн
-
ннн
ннн
1.0
ннн
ннн
m
Adc
нннннннннн
нннннннннн
Input Capacitance (V
in
= 0)
нннн
нннн
C
in
ннн
ннн
-
ннн
ннн
-
ннн
ннн
-
нннн
нннн
-
ннн
ннн
10
нннн
нннн
20
ннн
ннн
-
ннн
ннн
-
ннн
ннн
pF
нннннннннн
н
нннннннн
н
н
нннннннн
н
нннннннннн
Quiescent Current (Per Package)
нннн
н
нн
н
н
нн
н
нннн
I
DD
ннн
н
н
н
н
н
н
ннн
5.0
10
15
ннн
н
н
н
н
н
н
ннн
-
-
-
ннн
н
н
н
н
н
н
ннн
1.0
2.0
4.0
нннн
н
нн
н
н
нн
н
нннн
-
-
-
ннн
н
н
н
н
н
н
ннн
0.002
0.004
0.006
нннн
н
нн
н
н
нн
н
нннн
1.0
2.0
4.0
ннн
н
н
н
н
н
н
ннн
-
-
-
ннн
н
н
н
н
н
н
ннн
30
60
120
ннн
н
н
н
н
н
н
ннн
m
Adc
нннннннннн
н
нннннннн
н
н
нннннннн
н
нннннннннн
Total Supply Current (Notes 3 & 4)
(Dynamic plus Quiescent,
per package)
(C
L
= 50 pF on all outputs, all
buffers switching
нннн
н
нн
н
н
нн
н
нннн
I
T
ннн
н
н
н
н
н
н
ннн
5.0
10
15
ннннннннннннннннн
н
ннннннннннннннн
н
н
ннннннннннннннн
н
ннннннннннннннннн
I
T
= (1.8
m
A/kHz) f + I
DD
I
T
= (3.5
m
A/kHz) f + I
DD
I
T
= (5.3
m
A/kHz) f + I
DD
ннн
н
н
н
н
н
н
ннн
m
Adc
2. Data labelled "Typ" is not to be used for design purposes but is intended as an indication of the IC's potential performance.
3. The formulas given are for the typical characteristics only at + 25
_
C
4. To calculate total supply current at loads other than 50 pF:
I
T
(C
L
) = I
T
(50 pF) + (C
L
- 50) Vfk
Where:
I
T
is in
m
A (per Package), C
L
in pF, V = (V
DD
- V
SS
) in volts, f in kHz is input frequency and k = 0.002.
MC14049B, MC14050B
http://onsemi.com
4
ннннннннннннннннннннннннннннннннн
ннннннннннннннннннннннннннннннннн
AC SWITCHING CHARACTERISTICS (Note 5)
(C
L
= 50 pF, T
A
= + 25
_
C)
ннннннннннннннн
н
ннннннннннннн
н
ннннннннннннннн
Characteristic
ннннн
н
ннн
н
ннннн
Symbol
нннн
н
нн
н
нннн
V
DD
Vdc
нннн
н
нн
н
нннн
Min
нннн
н
нн
н
нннн
Typ
(Note 6)
нннн
н
нн
н
нннн
Max
ннн
н
н
н
ннн
Unit
ннннннннннннннн
н
ннннннннннннн
н
ннннннннннннннн
Output Rise Time
t
TLH
= (0.7 ns/pF) C
L
+ 65 ns
t
TLH
= (0.25 ns/pF) C
L
+ 37.5 ns
t
TLH
= (0.2 ns/pF) C
L
+ 30 ns
ннннн
н
ннн
н
ннннн
t
TLH
нннн
н
нн
н
нннн
5.0
10
15
нннн
н
нн
н
нннн
-
-
-
нннн
н
нн
н
нннн
100
50
40
нннн
н
нн
н
нннн
160
80
60
ннн
н
н
н
ннн
ns
ннннннннннннннн
н
ннннннннннннн
н
н
ннннннннннннн
н
ннннннннннннннн
Output Fall Time
t
THL
= (0.2 ns/pF) C
L
+ 30 ns
t
THL
= (0.06 ns/pF) C
L
+ 17 ns
t
THL
= (0.04 ns/pF) C
L
+ 13 ns
ннннн
н
ннн
н
н
ннн
н
ннннн
t
THL
нннн
н
нн
н
н
нн
н
нннн
5.0
10
15
нннн
н
нн
н
н
нн
н
нннн
-
-
-
нннн
н
нн
н
н
нн
н
нннн
40
20
15
нннн
н
нн
н
н
нн
н
нннн
60
40
30
ннн
н
н
н
н
н
н
ннн
ns
ннннннннннннннн
н
ннннннннннннн
н
н
ннннннннннннн
н
ннннннннннннннн
Propagation Delay Time
t
PLH
= (0.33 ns/pF) C
L
+ 63.5 ns
t
PLH
= (0.19 ns/pF) C
L
+ 30.5 ns
t
PLH
= (0.06 ns/pF) C
L
+ 27 ns
ннннн
н
ннн
н
н
ннн
н
ннннн
t
PLH
нннн
н
нн
н
н
нн
н
нннн
5.0
10
15
нннн
н
нн
н
н
нн
н
нннн
-
-
-
нннн
н
нн
н
н
нн
н
нннн
80
40
30
нннн
н
нн
н
н
нн
н
нннн
140
80
60
ннн
н
н
н
н
н
н
ннн
ns
ннннннннннннннн
н
ннннннннннннн
н
н
ннннннннннннн
н
ннннннннннннннн
Propagation Delay Time
t
PHL
= (0.2 ns/pF) C
L
+ 30 ns
t
PHL
= (0.1 ns/pF) C
L
+ 15 ns
t
PHL
= (0.05 ns/pF) C
L
+ 12.5 ns
ннннн
н
ннн
н
н
ннн
н
ннннн
t
PHL
нннн
н
нн
н
н
нн
н
нннн
5.0
10
15
нннн
н
нн
н
н
нн
н
нннн
-
-
-
нннн
н
нн
н
н
нн
н
нннн
40
20
15
нннн
н
нн
н
н
нн
н
нннн
80
40
30
ннн
н
н
н
н
н
н
ннн
ns
5. The formulas given are for the typical characteristics only at 25
_
C.
6. Data labeled "Typ" is not to be used for design purposes but is intended as an indication of the IC's potential performance.
Figure 1. Typical Output Source Characteristics
Figure 2. Typical Output Sink Characteristics
MC14049B
MC14050B
MC14049B
MC14050B
V
DD
V
SS
V
DD
V
SS
1
8
1
8
I
OL
I
OH
V
OH
V
OL
V
DS
= V
OH
- V
DD
V
DD
V
SS
1
8
I
OL
V
OL
V
DD
V
SS
1
8
I
OH
V
OH
V
DD
= V
OL
I OH
, OUTPUT
SOURCE CURRNT
(mAdc)
I OL
, OUTPUT
SINK CURRENT
(mAdc)
-50
-40
-30
-20
-10
0
-10
-8.0
-6.0
-4.0
-2.0
0
V
DS
, DRAIN-TO-SOURCE VOLTAGE (Vdc)
V
GS
= 5.0 Vdc
V
GS
= 10 Vdc
MAXIMUM CURRENT LEVEL
V
GS
= 15 Vdc
160
120
80
40
0
0
2.0
4.0
6.0
8.0
10
V
DS
, DRAIN-TO-SOURCE VOLTAGE (Vdc)
V
GS
= 15 Vdc
V
GS
= 10 Vdc
MAXIMUM CURRENT LEVEL
V
GS
= 5.0 Vdc
MC14049B, MC14050B
http://onsemi.com
5
Figure 3. Ambient Temperature Power Derating
P D
, MAXIMUM POWER DISSIP
A
TION (mW)
PER P
ACKAGE
1200
1100
1000
900
825
800
740
700
600
500
400
300
200
100
0
175
150
125
100
75
50
25
T
A
, AMBIENT TEMPERATURE (
C)
175 mW (P)
120 mW (D)
(P) PDIP
(D) SOIC
t
PHL
Figure 4. Switching Time Test Circuit and Waveforms
PULSE
GENERATOR
V
DD
V
SS
8
1
C
L
V
out
V
in
#
# Invert on MC14049B only
20 ns
20 ns
V
DD
V
SS
V
OH
V
OL
V
OH
V
OL
90%
50%
10%
90%
50%
10%
90%
50%
10%
t
PLH
t
TLH
t
PHL
t
THL
t
PHL
t
PLH
t
TLH
t
THL
OUTPUT
MC14049B
OUTPUT
MC14050B
INPUT